CPU体系结构(组成部分)

﹥>﹥吖頭↗ 提交于 2020-03-16 00:27:10

在准备网络工程师考试,里面有些知识点是比较常考的。自己写这篇博客呢,当作是笔记吧,自己看一看也分享给大家一起学习。

这部分的内容就是讲CPU里面的组成结构以及各部分的功能。

 

CPU的构成:CPU主要由运算器控制器寄存器组内部总线构成。

 

运算器:由算术逻辑单元ALU通用寄存器数据暂存器等组成。程序状态字寄存器接受从控制器送来的命令并执行相应的动作,主要负责对数据的加工和处理。

  1. 算术逻辑单元ALU:用于进行各种算术逻辑运算(如与、或、非等)、算术运算(如加减乘除等)
  2. 通用寄存器:用来存放操作数、中间结果和各种地址信息的一系列存储单元。常见的通用寄存器如下:

    a)      数据寄存器:

       AX,累加寄存器,算数运算的主要寄存器;

       BX,基址寄存器;

         CX,计数寄存器,串操作、循环控制的计数器;

       DX,数据寄存器。

    b)      地址指针寄存器:

      SI:源变址寄存器;

      DI:目的变址寄存器;

      SP:堆栈寄存器;

      BP:基址指针寄存器

    c)      累加寄存器:AC,又称为累加寄存器。当运算器的逻辑单元执行算术运算或者逻辑运算的时候,为ALU提供一个工作区。

 

  3.数据暂存器:用来暂存从主存储器读出的数据,这个数据不能存放在通用寄存器中,否则会破坏其原有数据。

  4.程序状态字寄存器:用于保留与算术逻辑运算指令或测试指令的结果对应的各种状态信息。

 

控制器:由程序计数器PC、指令寄存器IR、地址寄存器AR、数据寄存器DR、指令译码器等。

  1. 程序计数器 (PC):用于指出下条指令在主存中的存放地址,CPU根据PC的内容去主存处取得指令,由于程序中的指令是按照顺序执行的,所以PC必须有自动增加的功能,  也就是指向下一条指令的地址。

  2. 指令寄存器 (IR):用于保存当前正在执行的这条指令的代码,所以指令寄存器的位数取决于指令字长。

  3. 地址寄存器 (AR):用于存放CPU当前访问的内存单元地址。

  4. 数据寄存器DR:用于暂存从内存储器中读出或写入的指令或数据。

  5. 指令译码器:用于对获取的指令进行译码,产生该指令操作所需要的一些列微操作信号,以控制计算机各部件完成该指令。

                                  

 

易学教程内所有资源均来自网络或用户发布的内容,如有违反法律规定的内容欢迎反馈
该文章没有解决你所遇到的问题?点击提问,说说你的问题,让更多的人一起探讨吧!