74HC595D特点

心已入冬 提交于 2021-02-13 18:44:27

  74HC595是一个8位串行输入、并行输出的位移缓存器:并行输出为三态输出。在SCK的上升沿,串行数据由SDL输入到内部的8位位移缓存器,并由Q7'输出,而并行输出则是在LCK的上升沿将在8位位移缓存器的数据存入到8位并行输出缓存器。当串行数据输入端OE的控制信号为低使能时,并行输出端的输出值等于并行输出缓存器所存储的值。而当OE为高电位,也就是输出关闭时,并行输出端会维持在高阻抗状态。


  74HC595D特点:
  8位串行输入/8位串行或并行输出存储状态寄存器,三种状态
  74HC595是具有三态输出功能(即具有高电平、低电平和高阻抗三种输出状态)的门电路。输出寄存器可以直接清除。具有100MHz的移位频率。


  74HC595D特征:
  8位串行输入
  8位串行或并行输出
  具有三态输出的存储寄存器
  直接清除移位寄存器
  100兆赫(典型)偏移频率
  输出能力:
  -并行输出;总线驱动器
  -串行输出;标准
  ICC类别:MSI


  74HC595D应用:
  串行到并行数据转换
  远程控制保持寄存器


  引脚说明:


  使用方法:
  74595的数据端:
  Q0--Q7:八位并行输出端,可以直接控制数码管的8个段。
  Q7':级联输出端。将它接下一个595的DS端。
  DS:串行数据输入端,级联的话接上一级的Q7'。
  74595的控制端说明:
  /MR(10脚):低电平时将移位寄存器的数据清零。通常接到VCC防止数据清零。
  SH_CP(11脚):上升沿时数据寄存器的数据移位。Q0->Q1->Q2-->Q3-->...-->Q7;下降沿移位寄存器数据不变。(脉冲宽度:5V时,大于几十纳秒就行了。我通常都选微秒级)
  ST_CP(12脚):上升沿时移位寄存器的数据进入数据存储寄存器,下降沿时存储寄存器数据不变。通常我将ST_CP置为低电平,当移位结束后,在ST_CP端产生一个正脉冲(5V时,大于几十纳秒就行了。我通常都选微秒级),更新显示数据。
  /OE(13脚):高电平时禁止输出(高阻态)。如果单片机的引脚不紧张,用一个引脚控制它,可以方便地产生闪烁和熄灭效果。比通过数据端移位控制要省时省力。
  注1)74164和74595功能相仿,都是8位串行输入转并行输出移位寄存器。74164的驱动电流(25mA)比74595(35mA)的要小,14脚封装,体积也小一些。
  2)74595的主要优点是具有数据存储寄存器,在移位的过程中,输出端的数据可以保持不变。这在串行速度慢的场合很有用处,数码管没有闪烁感。
  3)595是串入并出带有锁存功能移位寄存器,它的使用方法很简单,如下面的真值表,在正常使用时ST_CP为低电平,/OE为低电平。从DS每输入一位数据,串行输入时钟SH_CP上升沿有效一次,直到八位数据输入完毕,输出时钟ST_CP上升沿有效一次,此时,输入的数据就被送到了输出端。
  595具体使用的步骤:
  第一步:目的:将要准备输入的位数据移入74HC595数据输入端上。
  方法:送位数据到_595。
  第二步:目的:将位数据逐位移入74HC595,即数据串入
  方法:SH_CP产生一上升沿,将DS上的数据移入74HC595移位寄存器中,先送低位,后送高位。
  第三步:目的:并行输出数据。即数据并出
  方法:ST_CP产生一上升沿,将由DS上已移入数据寄存器中的数据
  送入到输出锁存器。
  说明:从上可分析:从SH_CP产生一上升沿(移入数据)和ST_CP产生一上升沿(输出数据)是二个独立过程,实际应用时互不干扰。即可输出数据的同时移入数据。

标签
易学教程内所有资源均来自网络或用户发布的内容,如有违反法律规定的内容欢迎反馈
该文章没有解决你所遇到的问题?点击提问,说说你的问题,让更多的人一起探讨吧!