阻抗匹配

硬件设计--特性阻抗匹配详解

匆匆过客 提交于 2019-11-28 22:58:40
参考资料: 关于 LVDS 电平 LVDS 电平 PECL、LVDS 和 CML 电平 高速数字逻辑电平(8)之 LVDS    LVDS(Low-Voltage Differential Signaling, 低电压差分信号 ) 是美国国家半导体于 1994 年提出的一种信号传输模式的电平标准,它采用极低的电压摆幅高速差动传输数据,可以实现点对点或者一点对多点的连接; LVDS 技术规范有两个标准,即 TIA (电讯工业联盟)/ EIA (电子工业联盟)的 ANSI/TIA/EIA-644 标准 与 IEEE 1596.3 标准,所以 LVDS 接口也称为 RS-644 接口。 一、 LVDS 工作原理    LVDS 的典型工作原理如图 1 所示,主要由驱动器和接收器两部分组成。 LVDS 的驱动器由驱动差分对和电流源组成,电流源的电流通常为 3.5mA ; LVDS 的接收器具有很高的输入阻抗,因此驱动器输出的电流大部分都流过 100Ω 的电阻,并在接收器的输入端产生大约 350mV 的电压;当驱动器电平翻转时,流经电阻的电流方向被改变,因此在输出端产生相应的逻辑 "1" 和逻辑 "0" 状态。 图 1 LVDS 电平工作原理电路图 二、 LVDS 的优点   2.1、高速传输能力      LVDS 技术的恒流源模式和低摆幅输出都意味着 LVDS 能高速驱动

硬件设计--特性阻抗匹配详解

假装没事ソ 提交于 2019-11-28 22:57:07
参考资料: 信号反射与振铃产生 简易阻抗匹配方法 信号完整性分析 戴维南端接匹配简易阻抗匹配方法 一篇关于信号完整性匹配很好的总结(之终端匹配)   信号或广泛电能在传输过程中,为实现信号的无反射传输或最大功率传输,要求电路连接实现阻抗匹配,阻抗匹配关系着系统的整体性能,实现匹配可使系统性能达到最优。 一、基本概念介绍与理解   1、特性阻抗   特性阻抗(又称特征阻抗)并不是实际的电阻,而是属于长线传输中的概念。在射频范围内,信号传输的过程中,信号沿到达的地方,信号线和参考平面(电源或地平面)间由于电场的建立,会产生一个瞬时电流,如果传输线是各向同性的,那么只要信号在传输就始终存在一个电流 I ,而如果信号的输出电平为 V ,在信号传输的过程中,传输线就会等效成一个电阻,大小为 V/I 。把这个等效的电阻称为传输线的特性阻抗 Z O 。信号在传输过程中, 如果传输路径上的特性阻抗发生变化,信号就会在阻抗不连续的结点发生反射 。 影响特性阻抗的因素为:介电常数、介质厚度、线宽、铜箔厚度;而与工作频率、传输线长短、所接射频器件无关 。   2、电压驻波比   电压驻波比 (VSWR) :指驻波波腹电压与波节电压幅度之比,驻波比等于1时,表示馈线和天线的阻抗完全匹配,此时高频能量全部被天线辐射出去,没有能量的反射损耗;驻波比无穷大时,表示全反射,能量完全没有辐射出去。   计算公式: