组合逻辑电路

数电(笔记)时序逻辑电路分析与设计

假装没事ソ 提交于 2020-02-12 04:25:22
数字电路中某一端悬空,那么其相当于高电平 时序电路概述: 在组合逻辑电路中,任一时刻的输出仅与该时刻输入变量的取值有关,而与输入变量的历史情况。 与组合逻辑相比,时序逻辑电路有两个特点: 1:时序逻辑电路包含组合逻辑电路和存储电路两部分,存储电路具有记忆功能,通常由触发器组成。 2:存储电路的状态反馈到组合逻辑电路的输入端,与外部输入信号共同决定组合逻辑电路的输出。 输出方程 驱动方程(激励方程)内部输出方程 状态方程 时序电路的分类: 同步时序电路,各个触发器的时钟脉冲相同,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。 异步时序电路,各个触发器的时钟脉冲不同,即电路中没有统一的时钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行的。 时序电路的功能描述: 状态转移表: 时序图 时序图即为时序电路的工作波形图,它以波形的形式描述时序电路内部状态Q、外部输出Z随输入信号X变化的规律。 注;将激励方程代入到特征方程中得到状态方程。 例题: 自启动电路 时序电路中的所有无效状态经过数个CP脉冲波后都能进入有效状态环,称电路为可自启动电路。 寄存器(Regigter) 有延时功能 移位寄存器 计数器 计数器的主要功能是累计输入时钟脉冲的个数。它的应用是不仅可以用来计数,分频,还可以对系统进行定时、顺序控制等

时序逻辑电路和组合逻辑电路都是什么呢?

人盡茶涼 提交于 2019-11-30 07:39:42
  根据逻辑功能的不同特点,可以将数字电路分成两大类,一类称为组合逻辑电路(简称组合电路),另一类称为时序逻辑电路(简称时序电路)。   组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。它类似于电阻性电路,如加法器、译码器、编码器、数据选择器等等都属于此类。   时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关(具有记忆功能)。它主要由存储电路和组合电路两部分组成。它类似于含储能元件的电感或电容的电路,如触发器、锁存器、计数器、移位寄存器、储存器等等电路都是时序电路的典型器件。   组合逻辑电路和时序逻辑电路的分析和设计方法也不一样。 来源: https://www.cnblogs.com/PG13/p/11567525.html

组合逻辑电路中竞争冒险的分析

丶灬走出姿态 提交于 2019-11-28 02:37:42
http://hi.baidu.com/hieda/blog/item/a4e2f826a8295c138b82a142.html 1. 什么是竞争冒险? 2. 竞争冒险产生的原因? 3. 如何判断有竞争冒险? 4. 如何消除竞争冒险? =============================================================================== 1. 什么是竞争冒险? 信号在通过连线和逻辑单元时,都有一定的延时。延时的大小与连线的长短和逻辑单元的数目有关,同时还受器件的制造工艺、工作电压、温度等条件的影响。信号的高低电平转换也需要一定的过渡时间。由于存在这两方面因素,多路信号的电平值发生变化时,在信号变化的瞬间,组合逻辑的输出有先后顺序,并不是同时变化,成为“ 竞争 ”;往往导致出现一些不正确的尖峰信号,这些尖峰信号称为" 毛刺 "。 如果一个组合逻辑电路中有"毛刺"出现,就说明该电路存在“ 冒险 ”。冒险是由变量的竞争引起的。冒险又分为逻辑冒险和功能冒险。 简言之:在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争,竞争产生冒险。 2. 竞争冒险产生的原因? (1)根本原因: 延迟 (2)详细分析: 竞争冒险的产生受到四个要素的制约,即:时间延迟、过渡时间、逻辑关系和延迟信号相位。 [1]时间延迟