Cortex

创龙TI AM5728浮点双DSP C66x +双ARM Cortex-A15开发板BOOT SET启动选择开关、Micro SD接口

随声附和 提交于 2020-03-12 18:43:21
处理器 创龙基于TI A M5728浮点 双 DSP C66 x +双ARM Cor t ex-A15 工业 控制及高性能 音 视频处理器 。 拥有多种工业接口资源,下图 为 A M5728 CPU资源框图: BOOT SET启动选择开关 SW2 设有5位启动选择开关,ON为 1,相反为0,详情 如下图所示: 表 1 SW2 BITS[5:1] BOOT DEVICE BOOT BITS[4:0] eMMC 00 00 0 MMC1 00010 QSPI 00110 SATA 000 11 USB 00001 UART 00100 Micro SD 接口 CON 7 是Micro SD卡接口,主要用于外接大容量数据存储,具体接口定义如下图所示: 来源: oschina 链接: https://my.oschina.net/u/4169033/blog/3192679

创龙基于TI Sitara AM5728 + Xilinx Artix-7 FPGA开发板FPGA POMD接口、FPGA ExPORT拓展口

人走茶凉 提交于 2020-03-12 16:08:14
处理器 创龙基于TI Sitara A M5728 ( 浮点 双 DSP C66 x +双ARM Cor t ex-A15 ) + Xilinx A rtix -7 FPGA工业 控制及高性能 音 视频处理器 。 拥有多种工业接口资源, 资源框图如下所示: F PGA PMOD接口 开发板FPGA端引出PMOD接口,支持P MOD 类型的扩展模块,硬件及各引脚定义如下图: F PGA ExPORT拓展口 开发板CON 28口为 F PGA ExPORT拓展 口 , 以48 pin的 欧式端子公 座 连接器 引出 F PGA相关引脚信号 ,支持广州创龙TL287P,TL288AP,TL7123P模块,硬件及引脚定义如下图: 来源: oschina 链接: https://my.oschina.net/u/4169033/blog/3192566

创龙基于TI AM5728浮点双DSP C66x +双ARM Cortex-A15按键、串口

元气小坏坏 提交于 2020-03-11 17:21:10
处理器 创龙基于TI A M5728浮点 双 DSP C66 x +双ARM Cor t ex-A15 工业 控制及高性能 音 视频处理器 。 拥有多种工业接口资源,下图 为 A M5728 CPU资源框图: 按键 开发板总共有1个热复位按键KEY0、 1个冷 复位按键KEY1、3个用户测试用按键(包括NMI) , 分别是KEY2 、 KEY3 、 KEY4。原理图如下: 热复位原理图 冷复位原理图 非 屏蔽中断按键原理图 用户按键原理图 用户按键原理图 串口 开发板上共引出了4个串口,串口在开发板上的位置、引脚定义如下所示: 串口名称 开发板位置 串口说明 RS232 (UART 1) CON5 通过MAX3232 C UE串口电平转换芯片转成RS232串口,使用9针DB9接口 Micro USB(UART 3) CON4 通过CH340芯片转成Micro USB接口 R S485 (UART 10) C ON8 3位接线端子 Profibus RS485 CON7 由P RU UART0串口引出 , 使用 3位接线端子 RS232 UART3 TO USB RS 485 Profibus RS485 来源: oschina 链接: https://my.oschina.net/u/4169033/blog/3191870

创龙基于TI Sitara AM5728 + Xilinx Artix-7 FPGA开发板Xilinx FPGA下载器接口、FPGA XACD接口

ⅰ亾dé卋堺 提交于 2020-03-11 11:44:33
处理器 基于TI Sitara A M5728 ( 浮点 双 DSP C66 x +双ARM Cor t ex-A15 ) + Xilinx A rtix -7 FPGA工业 控制及高性能 音 视频处理器 。 拥有多种工业接口资源, 资源框图如下所示: Xilinx FPGA下载器接口 Xilinx FPGA 下载器接口( CON20 )共14pin,2.0mm间距,硬件及各引脚定义如下图: FPGA X ADC接口 开发板引出 F PGA端 XA DC接口 ,12bit双通道模拟输入接口和1个温度传感器输入接口, 量程1.0Vp-p , 支持 1 MHz带宽 ,硬件及各引脚定义如下图: 来源: oschina 链接: https://my.oschina.net/u/4169033/blog/3191596

TI AM570x浮点DSP C66x + ARM Cortex-A15开发板的Watchdog接口

元气小坏坏 提交于 2020-03-09 16:04:03
TL570x-EVM是一款由创龙基于SOM-TL570x核心板设计的开发板,提供了SOM-TL570x核心板的测试平台,用于快速评估SOM-TL570x核心板的整体性能。 处理器 基于 TI AM570x 浮点 DSP C66x + ARM Cortex-A15 工业控制及可编程音视频处理器 。 拥有多种工业接口资源,下图 为 A M570x CPU资源框图: Watch dog接口 Watchdog接口, 3 pin,间距2.54mm,通过跳线帽配置。其引脚定义如下图: 来源: oschina 链接: https://my.oschina.net/u/4169033/blog/3190542

创龙基于TI Sitara AM5728(浮点双DSP C66x +双ARM Cortex-A15) + Xilinx Artix-7 FPGA开发板QSPI Flash、硬件加密芯片

前提是你 提交于 2020-03-09 11:30:24
广州创龙基于 TI Sitara A M5728 ( 浮点 双 DSP C66x +双ARM Cor t ex-A15 ) + Xilinx A rtix -7 FPGA设计 的 TL 5728 F-EVM 开发板 是一款DSP+ARM+FPGA架构的开发平台 TL 5728 F-EVM 开发板 的底板采用沉金无铅工艺的6层板设计, 其 核心板内部AM5728通过GPMC总线与FPGA通信, 组成 DSP+ARM+FPGA 架构。 Q SPI F lash 核心板F PGA端 采用存取速度更快 的Q SPI F lash ,内存大小 为32 M B yte,硬件如下图: 硬件加密 芯片 核心板采用 高安全性 的加密芯片 ATAES132A ,为 串行电子可擦写和可编程只读存储器(EEPROM)提供了验证和机密的非易失性存储性能。 来源: oschina 链接: https://my.oschina.net/u/4169033/blog/3190380

创龙基于TI AM5728浮点双DSP C66x +双ARM Cortex-A15电源接口和拨码开关、JTAG仿真器接口

妖精的绣舞 提交于 2020-03-05 15:45:25
TL5728-IDK是一款广州创龙基于SOM-TL5728核心板设计的开发板,底板采用沉金无铅工艺的4层板设计,提供了SOM-TL5728核心板的测试平台,用于快速评估SOM-TL5728核心板的整体性能。 加密 芯片 采用 高安全性 的 ATAES132 ,为 串行电子可擦写和可编程只读存储器(EEPROM)提供了验证和机密的非易失性存储性能。 电源接口和拨码开关 采用 12V@2A 直流电源供电, CON3 为 电源接口, SW1 为 电源拨码开关,原理图如下图所示: 来源: oschina 链接: https://my.oschina.net/u/4169033/blog/3188587

创龙TI AM5728浮点双DSP C66x +双ARM Cortex-A15开发板电源接口和拨码开关、JTAG仿真器接口

牧云@^-^@ 提交于 2020-03-05 11:31:54
TL5728-EasyEVM是一款广州创龙基于TI AM5728(浮点双DSP C66x +双ARM Cortex-A15)SOM-TL5728核心板设计的开发板,提供了SOM-TL5728核心板的测试平台,用于快速评估SOM-TL5728核心板的整体性能。 硬件加密 芯片 核心板采用 高安全性 的加密芯片 ATAES132A ,为 串行电子可擦写和可编程只读存储器(EEPROM)提供了验证和机密的非易失性存储性能。 电源接口和拨码开关 采用 12V 2A 直流电源供电, CON2 为 电源接口, SW1 为 电源拨码开关,原理图如下图所示: 来源: oschina 链接: https://my.oschina.net/u/4169033/blog/3188452

TI AM570x浮点DSP C66x + ARM Cortex-A15开发板的PCIe接口(插槽)、散热风扇接口

岁酱吖の 提交于 2020-03-04 16:06:40
TL570x-EVM是一款由创龙基于SOM-TL570x核心板设计的开发板,它为用户提供了SOM-TL570x核心板的测试平台,用于快速评估SOM-TL570x核心板的整体性能。 PCI e 接口(插槽) 开发板引出了PCIe 4x(Gen2) SLOT接口,2通道,每通道最高通信速率5GBaud,其引脚定义如下图: 开发板 PCIe接口的支持模式如下表所示: 表 1 PCIe模式 典型对接设备 核心板 RC(同源时钟) 连接网卡 支持 RC(非同源时钟) 连接DSP、FPGA 支持 EP(同源时钟) 连接PC 不支持 EP(非同源时钟) 连接嵌入式SOC 支持 散热风扇接口 散热风扇接口,采用3pin,间距2.54mm,供电电压为12V。其引脚定义如下图: 来源: oschina 链接: https://my.oschina.net/u/4169033/blog/3187888

创龙基于TI Sitara AM5728(浮点双DSP C66x +双ARM Cortex-A15) + Xilinx Artix-7 FPGA开发板处理器、flash、RAM

余生长醉 提交于 2020-03-04 12:03:30
广州创龙基于 TI Sitara A M5728 ( 浮点 双 DSP C66x +双ARM Cor t ex-A15 ) + Xilinx A rtix -7 FPGA设计 的 TL 5728 F-EVM 开发板 是一款DSP+ARM+FPGA架构的开发平台,该 平台 适用于电力采集、电机控制器、雷达信号采集分析、医用仪器、机器视觉等领域。TL 5728 F-EVM 开发板 的底板采用沉金无铅工艺的6层板设计, 其 核心板内部AM5728通过GPMC总线与FPGA通信, 组成 DSP+ARM+FPGA 架构, 开发板 ARM端主要用于控制、显示、简单算法处理;DSP端主要用于复杂算法运算;FPGA端主要用于采集、缓存、算法处理、高速AD/DA控制、IO扩展等。 处理器 基于TI Sitara A M5728 ( 浮点 双 DSP C66 x +双ARM Cor t ex-A15 ) + Xilinx A rtix -7 FPGA工业 控制及高性能 音 视频处理器 。 拥有多种工业接口资源, 资源框图如下所示: FLASH 核心板上采用工业级eMMC , 4 / 8 G B yte 可选,硬件如下图: RAM 核心板ARM端 和FPGA端 RAM均采用工业级 低功耗 DDR 3, 存储大小 1 /2GByte、512MByte/1GByte可选 ;FPGA端包含2片D DR3 ,A